优秀研究生学位论文题录展示

基于FNT的多项式模乘电路的ASIC实现与测试分析

专 业: 微电子学与固体电子学
关键词: 集成电路 ASIC 有限域 快速算法 多项式相乘 FNT
分类号: TN40
形 态: 共 84 页 约 55,020 个字 约 2.632 M内容
阅 读: 全文阅读说明

内容摘要


有限域上的乘法运算是许多加密系统和基于编码理论系统中必须完成的一种基本运算。

有限域乘法的运算效率在很大程度上决定了整个系统的性能。

运算速度对于很多密码系统来说至关重要。

在一些密码系统里,其最主要的运算量来源于计算大量的有限域整系数多项式的乘积,采用软件方式计算速度较慢,为了有效提高有限域整系数多项式乘法的运算速度,本文在FPGA实现的基础上进一步采用了ASIC的方式来实现,独立自主完成了芯片设计与制作,具有很高的应用价值。

本文的整个设计是基于数论变换的算法结构,采用TSMC公司的0.25μmCMOSLogic工艺参数。

一次流片成功,工作频率可达到100MHz。

本文有特色的主要工作如下:1.提出了一种可行的、易于硬件实现的结构,具有无误差、速度快、设计复杂度低的优点,整个设计采用Verilog代码来实现。

2.采用Synopsys公司的DesignCompiler工具对Verilog代码进行综合优化生成门级网表,考虑到芯片的可测性,整个设计插入了5条测试扫描链和RAMBIST电路。

3.采用Synopsys公司的Astro工具进行布局布线。

在满足时序的前提下,为了尽量减小芯片的面积,降低布线的阻塞率,布局规划中对RAM和PAD的位置进行充分的考虑。

版图完成并通过DRC、LVS后使用Star-RCXT工具提取版图的寄生参数,使用PrimeTime工具进行静态时序分析并根据寄生参数文件生成标准延时文件SDF文件,送到VCS工具中进行动态功能仿真。

最后输出GDSII文件,提交流片。

4.经过TSMC公司的多项目晶元MPW计划,一次流片获得成功。

自行搭建测试平台,完成对芯片功能和速度的初步测试。

在上海集成电路设计研发中心ICC测试机台进一步实测得到芯片最高工作频率可达100MHz,并验证了所设计ASIC芯片功能完全正确,而采用Xilinx的Vertex2系列FPGA开发板实现最高工作频率只有80MHz..……

全文目录


文摘
英文文摘
第一章 绪论
第二章 有限域内快速多项式相乘算法
第三章 有限域快速多项式相乘系统结构设计
第四章 基于FNT的多项式模乘电路的综合
第五章 基于FNT的多项式模乘电路的ASIC后端实现
第六章 基于FNT的多项式模乘电路的ASIC测试
第七章 总结与展望
参考文献

相似论文

  1. 高效率大负载高集成电源芯片设计技术研究,117页,TN402
  2. 基于IIP模块的覆盖率驱动验证技术,69 页,TN407
  3. Tag芯片的功能验证平台的设计,73 页,TN407
  4. CIOQ交换网输入缓存的验证环境实现,72 页,TN402 TN407
  5. 基于代理模型的电路成品率计算与优化研究,77 页,TN402 TN407
  6. SoC环境下IP核的设计与验证,76 页,TN402 TN407
  7. 基于0.18μm CMOS工艺的高速以及高精度采样保持电路设计,72 页,TN402 TN792
  8. VLSI铜互连可靠性TDDB特性及其寿命评估模型研究,70 页,TN405.97
  9. 基于VMM的局端UGTC验证,70 页,TN407
  10. 基于电荷泵型的白光LED驱动芯片设计,80 页,TN402 TN312.8
  11. 基于覆盖率验证方法的IP核测试平台设计,81 页,TN402 TN407
  12. 多变量控制图的理论分析与实际应用,68 页,TN405 TN407
  13. 自相关过程的Cpk评价研究,65 页,TN405 TN407
  14. 基于流水线ADC的MDAC研究与设计,82 页,TN402
  15. 氮化硅应力引入技术及实现,65 页,TN433 TN405
  16. 应变硅载流子迁移率增强机理及模型研究,80 页,TN402 TN405
  17. 成品率估计与提升技术研究,89 页,TN402 TN407
  18. In/BTO/p-Si异质结构的制备及特性研究,91页,TN451
  19. 遥控器控制芯片的设计研究,60页,TN402 TM925.12
  20. 一种八位RISC结构微控制器的设计与实现,66页,TN402 TP273
中图分类: > TN40 > 工业技术 > 无线电电子学、电信技术 > 微电子学、集成电路(ic) > 一般性问题

© 2012 book.hzu.edu.cn